INTITULÉ DU COURS : SÉMINAIRES, RÉDACTION DE PUBLICATIONS ET/OU COMMUNICATIONS 1
CODE : SEM 1
VOLUME HORAIRE TOTAL: 24H
TP : 0H
TD : 0H
CRÉDITS : 1
COEF. : 1
RESPONSABLE DE LA MATIÈRE :
OBJECTIFS DU COURS
Le but de cet enseignement est tout d’abord apporter un complément de connaissance par l’intervention de conférenciers d’horizons divers. De plus, l’étudiant apprend la méthodologie à suivre pour mener et présenter un problème de recherche.
MODALITÉS DE VALIDATION DU COURS
Contrôle continu, Test final.
INTITULÉ DU COURS : SÉMINAIRES, RÉDACTION DE PUBLICATIONS ET/OU COMMUNICATIONS 2
CODE : SEM 2
VHT : 24H
TD : 0H
TP : 0H
CRÉDITS : 1
COEF. : 1
RESPONSABLE DE LA MATIÈRE :
OBJECTIFS DU COURS
Le but de cet enseignement est tout d’abord apporter un complément de connaissance par l’intervention de conférenciers d’horizons divers. De plus, l’étudiant apprend la méthodologie à suivre pour mener et présenter un problème de recherche.
MODALITÉS DE VALIDATION
Contrôle continu, Test final
INTITULÉ DU COURS : ANALYSE TEMPS FRÉQUENCES
CODE : ATF
V HT : 32 H
TD : 0H
TP : 0H30
CRÉDITS : 2
COEF. : 2
RESPONSABLE DE LA MATIÈRE :
OBJECTIFS DU COURS
L’objectif de ce cours est d’acquérir les concepts et les notions de l’analyse temps fréquences de signaux non stationnaires.
CONTENU/PROGRAMME
1. Concept de la représentation temps fréquences,
2. Fréquence instantanée, retard temporal,
3. Spectrogramme,
4. Distribution de Wigner-Ville,
5. Distributions temps fréquences quadratiques,
6. Domaine d’ambiguïté,
7. Réduction des termes croisés,
8. Exemples d’application.
TRAVEAUX PRATIQUE
1. Initiation à l’outil temps fréquence sous MATLAB
2. Analyse temps fréquences de signaux synthétiques
3. Analyse temps fréquences de signaux expérimentaux
BIBLIOGRAPHIE ET/OU URL DU SITE PÉDAGOGIQUE
1. B. Boashash, "Time-Frequency Signal Analysis and Processing: A comprehensive reference", Elsevier, Oxford, UK, 2003 (ISBN: 0-08-044335-
MODALITÉS DE VALIDATION
Contrôle continu, Test final.
INTITULÉ DU COURS : ARCHITECTURES NUMÉRIQUES AVANCÉES
CODE : ANA
VHT : 32 H
TD : 0H
TP : 0H30
CRÉDITS : 2
COEF. : 2
RESPONSABLE DE LA MATIÈRE :
OBJECTIFS DU COURS
Introduire les technologies et les méthodologies liées à la conception conjointe matériel/logiciel et les méthodes de conception de systèmes mono puce. Il sera abordé et traité les problèmes de spécification, de simulation, de modélisation et de synthèse de systèmes numériques sur circuits reconfigurables.
CONTENU/PROGRAMME
1. Langages et outils de prototypage rapide
2. Spécification, modélisation, validation
3. Adéquation matériel-logiciel
4. Partitionnement matériel-logiciel
5. Cœurs de processeurs
6. SoC – MPSoC
7. Communication sur puce - Réseau sur puce
8. Optimisation de la mémoire
9. Méthodes de développement et d’intégration d’accélérateurs matériels
10. Fonctions réutilisables
11. Architectures reconfigurables et langages HDL
TRAVEAUX PRATIQUES
1. Initiation à l’utilisation d’un environnement de prototypage rapide
2. Etude et conception d’un processeur
3. Etude et mise en œuvre d’un Sopc
4. Développement et intégration d’un accélérateur matériel
BIBLIOGRAPHIE ET/OU URL DU SITE PÉDAGOGIQUE
1. A.Tannenbaum - Architecture des ordinateurs - Intereditions
2. L. NIGALAMOU -Advanced digital systems design with rapid prototyping on FPGAS using VHDL Springer.
3. K. PAPOVICHI - Embedded software design & programming of multiprocessor system-on-chip: Simulink & System C. Springer
MODALITÉS DE VALIDATION
Contrôle continu, Test final.
INTITULÉ DU COURS : MÉMOIRE DE MASTER
CODE : MM
CRÉDITS : 4
COEF. : 4
RESPONSABLE DE LA MATIÈRE :
OBJECTIFS DU COURS
Etude d’un thème de recherche dans les domaines de l’électronique.
Ce mémoire peut représenter un complément, à caractère recherche, au thème du projet de fin d’études du diplôme de l’ingéniorat d’état.